Destiné aux applications de communication, de calcul et industrielles avec des interfaces PCIe renforcées, le FPGA MachXO5T-NX de Lattice de contrôle système avancé est conçus* pour répondre à la complexité croissante de la gestion système. Les MachXO5T-NX sont des circuits programmables de faible consommation fondés sur la plateforme Nexus de Lattice. Ils procurent une connectivité PCIe, des ressources de logique et une mémoire accrue.
- Contrôle des FPGA par des interfaces PCIe Gen2 entre le processeur hôte et le FPGA
- Jusqu’à 7,2 Mo de mémoire intégrée, ce qui réduit le besoin de mémoire externe et jusqu’à 57 Mo de mémoire flash pour stocker des données et paramètres critiques
- Jusqu'à 291 E/S à usage général qui prennent en charge la configuration précode
- Fonctionnalités supplémentaires telles qu'une interface SGMII 1,25 Gbit/s, la fonction de pull-down par défaut, la prise à chaud et la vitesse de balayage programmable
- Démarrage multiple sur puce avec chiffrement du bitstream (AES256) et authentification (ECC256)