Le français Allegro DVT s’engage à fond derrière la récente norme de codage vidéo MPEG-5 LCEVCSpécialiste des jeux de tests de conformité aux standards de compression vidéo et concepteur de blocs d’IP de traitement vidéo pour semi-conducteurs, le grenoblois Allegro DVT va profiter du salon IBC qui se tient du 15 au 18 septembre prochains pour lancer une gamme complète de produits MPEG-5 LCEVC comprenant des flux de conformité LCEVC et des IP d’encodage et décodage compatibles avec cette norme publiée en 2021. On rappellera que la norme MPEG-5 Part 2 LCEVC (Low Complexity Enhancement Video Coding) a fait ses grands débuts officiels à l’occasion du salon IBC 2022. La technologie LCEVC a la capacité d’améliorer les performances de compression de tout codec vidéo "de base" (AVC/H.264, HEVC/H.265, VVC/H.266 et AV1) en s'intégrant à n'importe quelle chaîne d'encodage existante. Elle doit permettre d’atteindre une meilleure qualité vidéo en réduisant le débit de transmission jusqu’à 40%, que ce soit pour la diffusion vidéo en direct et pour la vidéo à la demande. En outre, la spécification LCEVC améliorerait d’un facteur trois l'efficacité des traitements à l’encodage (tout comme au décodage), et ce tout en conservant la compatibilité avec le parc d’équipements existants compatibles avec la norme "améliorée". (Ces équipements continueraient de décoder uniquement les flux compressés selon la norme de base.) Dans ce cadre, les flux de conformité LCEVC d'Allegro DVT sont considérés comme essentiels pour confirmer que les implémentations de décodeurs respectent bien la norme. Ils sont utilisés par toutes les entreprises qui développent des puces-systèmes ou des produits dotés de capacités de décodage LCEVC. A l’occasion du salon IBC, la société française va par ailleurs lancer un bloc d’IP matériel d’encodage LCEVC (référencé E301) qui vient compléter l’IP de décodage LCEVC D301 annoncée lors de la manifestation américaine NAB en avril 2023. Ces blocs d’IP sont destinés à être intégrés dans des puces-systèmes SoC ou des circuits Asic capables d’encoder ou de décoder dans le silicium des flux vidéo LCEVC. Selon Allegro DVT, l’E301 est la première solution IP d’encodage LCEVC de l’industrie et a été développée en étroite collaboration avec la société V-Nova, qui s’est avérée particulièrement impliquée dans le développement de la nouvelle norme. Le bloc d’IP de la firme grenobloise est optimisée à la fois au niveau de la consommation électrique et de son empreinte silicium. Il prend en charge des résolutions d'image jusqu'au 8K, des profondeurs de couleur de 8 à 12 bits et des formats de sous-échantillonnage de chrominance allant de 4:2:0 à 4:4:4. Allegro DVT se définit désormais comme un guichet unique pour les concepteurs de SoC/Asic qui ont besoin d'ajouter rapidement les fonctions d'encodage et/ou de décodage LCEVC à leurs produits. |