Andes et Rambus collaborent pour sécuriser les microcontrôleurs à architecture RISC-V

[EDITION ABONNES] La sécurité est désormais incontournable dans le monde de l’Internet des objets. Alors que la plupart des analystes tablent sur un nombre total de plus de 20 milliards de produits IoT connectés à l’horizon 2025, les fabricants desdits produits exigent de plus en plus que les microcontrôleurs qu’ils utilisent soient sécurisés par conception ...(secure-by-design) pour une sécurité clé en main.

C’est dans ce contexte qu’il faut replacer l’annonce de la collaboration signée entre Andes Technology, membre fondateur de l’organisme RISC-V International et l’un des principaux fournisseurs de cœurs de processeurs 32 bits et 64 bits RISC-V sous licence, et Rambus, spécialiste des blocs d’IP et des puces d’accélération et de sécurisation des données.

Dans le cadre de leur partenariat, les deux sociétés comptent développer une solution sécurisée et basse consommation à l’empreinte silicium optimisée pour microcontrôleurs, solution pouvant être mise en œuvre sur un FPGA et reposant sur un cœur RISC-V d’Andes et une racine de confiance (RoT) matérielle de Rambus. Cette racine de confiance est censée amorcer le microcontrôleur en toute sécurité, protéger l'identité de l'appareil IoT et offrir authentification, débogage sécurisé et autres services cryptographiques au système hôte.

Selon Andes, tous les cœurs de processeurs RISC-V AndesCore exploitent de manière optimale le bloc d’IP RoT de Rambus pour offrir ces services de sécurité, tout en limitant la consommation pour les opérations cryptographiques exigeantes en puissance de calcul.

Pour rappel, la famille de cœurs RISC-V AndesCore d’Andes Technology se décline en versions 32 bits et 64 bits, de l’entrée de gamme N22 aux modèles multicœurs à architecture superscalaire hautes performances A45MP et AX45MP pour applications Linux (AR/VR, apprentissage machine, 5G, infodivertissement dans l’automobile, traitement image et vidéo, assistance évoluée à la conduite…). En passant par les cœurs de milieu de gamme A25 et les cœurs avancés A27. Andes dispose aussi d’un modèle RISC-V à architecture vectorielle (NX27V) conforme à la dernière version en date de la spécification d’extension du jeu d’instructions RISC-V RVV 1.0 (RISC-V Vector).

A noter qu’Andes Technology a signé ces derniers mois de nombreux partenariats avec des spécialistes de blocs d’IP de sécurité dont Dover Microsystems, Secure-IC, Silex Insight ou Tiempo Secure.

Vous pouvez aussi suivre nos actualités sur la vitrine LinkedIN de L'Embarqué consacrée à la sécurité dans les systèmes embarqués : Embedded-SEC

Vous pouvez aussi suivre nos actualités sur la vitrine LinkedIN de L'Embarqué consacrée à l’architecture de processeur RISC-V : Embedded-RISCV